다중 채널 메모리 구조: 두 판 사이의 차이

내용 삭제됨 내용 추가됨
잔글편집 요약 없음
(토론 | 기여)
잔글 →‎목적: 병목 -> 병목 (공학)
3번째 줄:
== 목적 ==
[[그림:Ram bottleneck.gif|thumb|CPU, RAM, 다른 주변 기기 사이의 병목 현상에 대해 그린 그림]]
듀얼 채널 기술은 [[병목 (공학)|병목]] 문제를 해결하는 것이 그 목적이다. 프로세서의 속도가 빨라지면서 다른 부품들도 그 속도를 따라가야 하기 때문이다. 듀얼 채널 설계의 경우, 고안된 목표는 CPU와 시스템 메뢰 사이의 데이터 흐름을 관장하는 메모리 컨트롤러이다. 메모리 컨트롤러는 램의 종류와 속도뿐 아니라 각 메모리 모듈의 최대 크기와 전반적인 시스템 메모리 용량까지도 결정한다. 메모리가 프로세서를 따라잡지 못할 경우에는 CPU가 아무 것도 처리하지 못하게 됨으로써 병목 현상이 일어난다. 싱글 채널 구조에서 메모리 속도보다 더 빠른 버스 속도를 가진 CPU는 병목 현상의 가능성에 노출된다.
 
듀얼 채널 구성은 사용할 수 있는 메모리 대역의 양을 두 배로 함으로써 문제를 줄일 수 있다. 하나의 메모리 채널이 아닌, 두 번째의 병렬 채널이 추가된다. 두 개의 채널이 동시에 동작함으로써 병목 현상이 줄어든다. 메모리 기술이 개선되기까지 기다리지 않으면서, 듀얼 채널 구조는 단순히 기존의 램 기술을 활용하여 관리 방식을 개선한다. [[인텔]]과 [[AMD]] 메인 보드의 실제 추가되는 방식은 다를 수 있지만, 기본적인 이론은 동일하다.