단일 곱셈-누산기: 두 판 사이의 차이

내용 삭제됨 내용 추가됨
편집 요약 없음
잔글 중복된 인수 제거
5번째 줄:
이것을 [[마이크로프로세서]]에 적용할 경우, 두 동작으로 곱한후에 더하는 것보다 한번에 곱하기와 더하기를 동시에 함으로써 더 빠른 결과를 얻을 수 있다. 단일 곱셈-누산기(FMA)는 [[IEEE 754-2008]]에 포함되어 있다.
 
단일 곱셈-누산기는 [[IBM]] Power1 프로세서에서 처음 적용되었으며<ref>{{서적 인용|이름=R. K. |성=Montoye |이름이름2=E. |성2=Hokenek |이름이름3=S. L. |성3=Runyon |url=http://domino.research.ibm.com/tchjr/journalindex.nsf/4ac37cf0bdc4dd6a85256547004d47e1/e3d1d5353695231c85256bfa0067fa31?OpenDocument |제목=Design of the IBM RISC System/6000 floating-point execution unit |journal=IBM Journal of Research and Development |볼륨=34 |issue=1 |월=January |연도=1990 |페이지=59–70 |issn=0018-8646 |doi=10.1147/rd.341.0059 }}</ref>, 이후 여러 다른 프로세서에서 적용되기 시작했다.
 
* [[후지쯔]] SPARC64 VI (2007) 과 이후제품