다중 채널 메모리 구조: 두 판 사이의 차이

내용 삭제됨 내용 추가됨
Loveless (토론 | 기여)
잔글 로봇이 바꿈: es:Doble canal
Demi~kowiki (토론 | 기여)
편집 요약 없음
1번째 줄:
'''듀얼 채널'''(dual channel) 아키텍처는 램에서 [[노스브릿지|메모리 컨트롤러]]를 거치는 데이터를 두 배로 만드는 기술을 말한다. 듀얼 채널을 사용하는 메모리 컨트롤러는 두 개의 64비트 데이터 채널을 이용함으로써 [[램]]에서 [[중앙 처리 장치|CPU]]로 데이터를 이동하기이동할 위해 모두 128비트의 대역을 활용할 수 있다. [[DDR SDRAM]], [[DDR2 SDRAM]], [[DDR3 SDRAM]]에서 이 기술을 사용하고 있다.
 
== 목적 ==
[[그림:Ram bottleneck.gif|thumb|CPU, RAM, 다른 주변 기기 사이의 병목 현상에 대해 그린 그림]]
듀얼 채널 기술은 [[병목 (공학)|병목]] 문제를 해결하는 것이 그 목적이다. 프로세서의 속도가 빨라지면서 다른 부품들도부품들의 상대적으로 속도를낮은 따라가야속도는 하기시스템 때문이다병목의 원인으로 지적되어 왔다. 듀얼싱글 채널 설계의구조에서 경우,메모리 고안된속도보다 목표는더 빠른 버스 속도를 가진 CPU는 병목 현상의 가능성이 크다. 듀얼 채널 설계는 CPU와 시스템 메모리 사이의 데이터 흐름을 관장하는 메모리 컨트롤러이다컨트롤러를 개선하여 병목을 제거하기 위해 개발되었다. 메모리 컨트롤러는 램의 종류와 속도뿐 아니라 각 메모리 모듈의 최대 크기와 전반적인 시스템 메모리메모리의 최대 용량까지도 결정한다. 메모리가 프로세서를 따라잡지 못할 경우에는 CPU가 아무것도 처리하지 못하게 됨으로써 병목 현상이 일어난다. 싱글 채널 구조에서 메모리 속도보다 더 빠른 버스 속도를 가진 CPU는 병목 현상의 가능성에 노출된다.
 
듀얼 채널 구성은 사용할 수 있는 메모리 대역의 양을 두 배로 함으로써 문제를 줄일 수 있다. 메모리 컨트롤러는 하나의 메모리 채널이 아닌, 두 번째의 병렬 채널이채널로 추가된다.구성되며 두 개의 채널이 동시에 동작함으로써 병목대역폭을 현상이 줄어든다높인다. 메모리 기술이 개선되기까지기술의 기다리지변경 않으면서없이도, 듀얼 채널 구조는 단순히 기존의 램 기술을 활용하여 메모리 관리 방식을 개선한다. [[인텔]]과 [[AMD]] 메인듀얼 보드의 실제채널 추가되는적용 방식은 다를 수 있지만, 기본적인 이론은 동일하다.
 
== 실제 결과 ==