플립플롭: 두 판 사이의 차이

내용 삭제됨 내용 추가됨
오타 수정
태그: 시각 편집 거짓된 편집 요약의 문서 훼손 가능성
편집 요약 없음
2번째 줄:
[[파일:R-S mk2.gif|thumb|right|SR 래치, [[NOR]] [[논리 게이트]] 서로 교차 되먹임 입력으로 구성된다.]]
 
'''플립플롭''' ({{lang|en|flip-flop}}) 또는 '''래치'''({{lang|en|latch}})는 1 [[비트]]의 [[정보]]를 보관, 유지할 수 있는 회로이며 [[논리 회로|순차 회로]]의 기본요소이다. 조합논리회로에 비해 플립플롭은 이전상태를 계속 유지하여 저장한다. [[디지털 전자공학|디지털 공학]]에서 입력을 출력에 반영하는 시점을 [[클럭 신호]]의 순간 엣지에서 반영하는 플립플럽과, 입력에 따라 항상 반영되는 래치로 구분된다. 필요한 플립플롭의 [[클럭 신호]]는 [[수정 발진기]] 등을 이용하여 클럭을 만들어 사용한다생성한다. 복잡한 회로는 많은 플립플럽이플립플롭이 같은 클럭신호를 사용하므로 전용의 클럭 배선이 필요한 경우도 있다. 래치는 입력되는 순간 바로 반영하기 때문에 플립플럽 처럼플립플롭처럼 엣지의 시점을 결정하는 논리회로가 없어도 되기 때문에되므로 래치의 논리회로가 간단하다.
 
디지털 시스템 설계에서의 회로를 구성할 때, 조합논리와 결합하여 순차회로의 기능을 구현하는 중요한 요소이다. [[마이크로프로세서]]와 같은 디지털 로직을 사용하는 많은 전자회로에 사용한다. 시계의 카운터회로나 기타 복잡한 디지털 회로에는 필수적 요소이다.