플립플롭: 두 판 사이의 차이

내용 삭제됨 내용 추가됨
TedBot (토론 | 기여)
잔글 봇: 틀 이름 및 스타일 정리
1번째 줄:
[[파일:Transistor Bistable interactive animated-en.svg|thumb섬네일|''R1, R2'' = 1 kΩ, ''R3, R4'' = 10 kΩ]]
[[파일:R-S mk2.gif|thumb섬네일|right|SR 래치, [[NOR]] [[논리 게이트]] 서로 교차 되먹임 입력으로 구성된다.]]
 
'''플립플롭''' ({{lang|en|flip-flop}}) 또는 '''래치'''({{lang|en|latch}})는 1 [[비트]]의 [[정보]]를 보관, 유지할 수 있는 회로이며 [[논리 회로|순차 회로]]의 기본요소이다. 조합논리회로에 비해 플립플롭은 이전상태를 계속 유지하여 저장한다. [[디지털 전자공학|디지털 공학]]에서 입력을 출력에 반영하는 시점을 [[클럭 신호]]의 순간 엣지에서 반영하는 플립플롭과, 입력에 따라 항상 반영되는 래치로 구분된다. 필요한 플립플롭의 [[클럭 신호]]는 [[수정 발진기]] 등을 이용하여 생성한다. 복잡한 회로는 많은 플립플롭이 같은 클럭신호를 사용하므로 전용의 클럭 배선이 필요한 경우도 있다. 래치는 입력되는 순간 바로 반영하기 때문에 플립플롭처럼 엣지의 시점을 결정하는 논리회로가 없어도 되므로 래치의 논리회로가 간단하다.
45번째 줄:
 
==== SR NOR 래치 ====
[[파일:R-S mk2.gif|thumb섬네일|right|SR 래치, [[NOR]] [[논리 게이트]]교차 되먹임 회로. 빨간색이 논리 H, 검정색이 논리 L이다,]]
 
'''SR 래치'''는 가장 간단한 순차회로이다. 여기서 S(''set'')는 출력 1을, R(''reset'')은 출력 0으로 되도록 한다는 의미이다. [[NOR gate|NOR]] [[논리 게이트]]를 교차 되먹임 입력을 통해 만들어 진다. 저장된 현재 상태출력은 Q로 표시한다.
70번째 줄:
 
==== {{overline|SR}} NAND 래치 ====
[[파일:SR Flip-flop Diagram.svg|thumb섬네일|right|An {{overline|SR}} 래치]]
 
[[NAND gate|NAND]] [[논리 게이트]]로 구성된 간단한 SR 래치도 있다. '''Set'''과 '''reset'''가 L 입력에 의해 액티브 되고, {{overline|S}}과 {{overline|R}}로 나타낸다.
193번째 줄:
|RS-래치
|[[파일:RS flipflop.svg|RS-래치]]
|[[파일:SR flipflop impulse diagram neg.png|thumb섬네일|250px|입력 펄스 시작부터 출력에 반영된다.]]
|[[파일:Flipflop SR2.svg|thumb섬네일|250px|{{overline|R}}{{overline|S}}-래치는 NAND 게이트로 회로가 구성된다.]]
| 입력 {{Overline|R}}과 {{Overline|S}}가 L일때 출력이 활성화 된다.<br />
{| class="wikitable centered"
221번째 줄:
|RS-래치
|[[파일:RS flipflop clock-controlled.svg|게이트-RS-래치]]
|[[파일:SR latch impulse diagram.png|thumb섬네일|250px|SR-래치 시간 차트]]
|[[파일:ISO-RS-FF-NAND-with-clock.svg|thumb섬네일|250px|RS-래치는 NAND-게이트로 구성]]
|
{| class="wikitable" align="center"