회로 이론: 두 판 사이의 차이

내용 삭제됨 내용 추가됨
73번째 줄:
 
[[Image:TTL npn nand.svg|thumb| (그림 3) TTL 출력의 예. 간단한 [[Sheffer stroke#NAND gate|NAND 게이트]] 출력 회로.]]
NAND 게이트 이므로 입력 A=1, B=1일 때 만, 출력 Q=0이 된다. 논리 0은 <math>0V</math> 근처를 유지 해야 하므로 출력 BJT(그림 3의 오른쪽 아래 BJT)가 포화상태가 되고 Q에서 보면 전류 싱크로 작동 된다. 즉, 0V을 유지하기 위해 출력 저항(그림 3의 오른쪽저항)에 흐르는 전류에 Q의 다음 게이트 입력 상태에 따라 흘러 들어오는 전류는 모두 출력 BJT(그림 3의 오른쪽 아래 BJT)가 전류를 모두 흡수 한다. 이것을 해석할 때는 (그림 1)의 BJT 하이브리드-파이<math>\pi</math> 모델로 변환 해야 해석이 가능하다.
 
 
==== 소스와 싱크의 해석 ====